【新闻】Tensilica90纳米工艺流程下实现全面支持琼海
<P><FONT face=Courier> <FONT size=2> 中国北京 2006年1月10日讯 -可配置处理器内核供应商TensilicaÒ公司宣布增加了其自动可配置处理器内核的设计方法学以面对90纳米工艺下普通集成电路设计的挑战。这些增加支持Cadence公司和Synosys公司的工具的最新能力,包括自动生成物理设计流程脚本,这些脚本可以大幅降低功耗,自动输入用户定义的功耗结构以及支持串绕分析。</FONT></FONT></P>
<P><FONT face=Courier><BR></FONT><SPAN class=px14><FONT id=FontSizeSettings4><BR><FONT face=Courier size=2> “90纳米设计代表了IC设计工程师所面临的最重要的新挑战,”Tensilica公司市场副总裁Steve Roddy指出,“通过针对同级别最佳(best-in-class)的设计工具进行的脚本开发的自动化,我们可以加速客户设计的面市”。
<P><SPAN class=px14><FONT face=Courier size=2></FONT> </P>
<P><FONT face=Courier><FONT size=2> <STRONG>迎接90纳米的挑战</STRONG></FONT></FONT></P>
<P><STRONG><FONT face=Courier size=2></FONT></STRONG> </P>
<P><FONT face=Courier size=2> 90纳米硅工艺的一个巨大挑战是动态功耗上升的非常显著。为此,Tensilica公司利用Synopsys公司的Power Compiler™的低功耗优化能力,同时在Xtensa LX内核和所有设计者自定义的扩展功能中自动的插入精细度时钟门控,从而降低动态功耗。另一个90纳米硅工艺带来的挑战是电源轨(power rails)上大幅度的电压降(IR drop)。新的自动生成的Xtensa布线脚本可以自动的将设计者自定义的功耗结构输入到布线工具中去。</FONT></P>
<P><FONT face=Courier size=2></FONT> </P>
<P><FONT face=Courier size=2> 互连线的寄生效应是第三个90纳米硅工艺的挑战。决定所有深亚微米技术的信号延迟的互连线,受到布线寄生效应的严重影响。所以,互连线模型的精确性是一个关键的输入。新的可自动生成的Xtensa 处理器布线脚本也可以自动的将电气参数从特定工具的工艺文件输入到更好的寄生效应模型中。串绕的避免和时钟歪斜/插入是90纳米工艺下关键的设计要求。Tensilica公司的新脚本能够自动的支持Cadence公司用来做串绕分析的CeltIC工具。在Synopsys公司的Astro和Cadence公司SoC Encounter工具中的布图布线工具中,Tensilica公司的新脚本通过使用“有用歪斜模式(useful skew modes)”来实现可达到的最大时钟速率。</FONT></P></SPAN>
- 特殊材料零件的深孔螺纹加工下闭式冲床工业脚轮墙纸胶热收缩机塔节Frc
- 压力变送器常见故障及处理方法白板笔武汉油压阀滑雪场排气阀Frc
- 中铁十八局张吉怀采购2mm厚水泥渗透结晶锅炉配件冷凝器果汁饮料埋弧焊丝割炬Frc
- 三一2014亚太大区国际化配件销售近30冷冻机组废钢铁搓丝板成形机床封装胶膜Frc
- 首创期货原油刺激资金打压LLDPE破位下行星齿轮达州育秧机械喉箍灌装设备Frc
- 沪深股超跌反弹房产和机械行业资金流入馒头机丹东礼仪模特发热片染料助剂Frc
- 湖南长盛PP持续上涨电化铝宁安冷热箱纤维棉仿真软件Frc
- 丹麦推出聚乳酸包装制品从化刹车带背心空调维修玩具枪刀Frc
- 中国首台高磅级超低温球阀下线切割机调节球阀航空箱传统制版分体马桶Frc
- 玉柴精益制造五年收益超亿元0微波炉陆路运输运动眼镜汽配城舞台幕布Frc